Eletronica Digital
Por: Rodrigo.Claudino • 19/4/2018 • 2.334 Palavras (10 Páginas) • 367 Visualizações
...
A [pic 26]
FMAX = 1/ (4.TP F/F).
B [pic 27]
FMAX = 1/ (TP PORTA AND + 4.TP F/F).
C [pic 28]
FMAX = 1/ (4.TP PORTA AND + 4.TP F/F).
D [pic 29]
FMAX = 1/ (TP PORTA AND + TP F/F).
E [pic 30]
FMAX = 1/ (4.TP PORTA AND + TP F/F).
[pic 31]Você já respondeu e acertou esse exercício.
A resposta correta é: D
6- No contador assíncrono crescente de 4 bits, sabendo-se que TP F/F = 20ns. Se a freqüência aplicada na entrada é de 20MHz, podemos afirmar :
[pic 32]
O contador opera normalmente com esta freqüência de entrada.
B [pic 33]
O contador salta os estados 0 e 8.
C [pic 34]
O contador salta os estados 7 e 15.
D [pic 35]
O contador salta estados 8 e 15.
E [pic 36]
O contador salta estados 0 e 7.
[pic 37]
[pic 38]Você já respondeu e acertou esse exercício.
A resposta correta é: B.
7- Um F/F do tipo RS pode ser implementado como tipo D, configurando :
A [pic 39]
S = D e R = complemento do D.
B [pic 40]
R = D e S = complemento do D.
C [pic 41]
S = R = complemento do D.
D [pic 42]
S = DQ e R = complemento do D.
E [pic 43]
R = D e S = RQ.
[pic 44]
[pic 45]Você já respondeu e acertou esse exercício.
A resposta correta é: A.
8- A tabela de transição ou de excitação do F/F JK é definida por :
A [pic 46]
As entradas serão : J =0 e K = X, para a transição de Qn = 0 para Qn+1 = 0.
B [pic 47]
As entradas serão : J = 1 e K = X, para a transição de Qn = 0 para Qn+1 = 0.
C [pic 48]
As entradas serão : J = X e K = 0, para a transição de Qn = 0 para Qn+1 = 0.
D [pic 49]
As entradas serão : J = 1 e K = 1, para a transição de Qn = 0 para Qn+1 = 0.
E [pic 50]
As entradas serão : J = 1 e K = 0, para a transição de Qn = 0 para Qn+1 = 0.
[pic 51]Você já respondeu e acertou esse exercício.
A resposta correta é: A.
9- Um F/F do tipo D pode ser implementado como tipo T, configurando :
A [pic 52]
Ligando diretamente a saída Q do F/F à sua entrada D.
B [pic 53]
Ligando diretamente a saída complementar Q do F/F à sua entrada D.
C [pic 54]
Fazendo uma lógica AND entre a saída Q do F/F e a entrada de dado do F/F com saída da logica AND ligada na entrada D do F/F.
D [pic 55]
Fazendo uma lógica OR entre a saída Q do F/F e a entrada de dado do F/F com saída da logica OR ligada na entrada D do F/F.
E [pic 56]
Fazendo uma lógica XNOR entre a saída Q do F/F e a entrada de dado do F/F com saída da logica XNOR ligada na entrada D do F/F.
[pic 57]
[pic 58]Você já respondeu e acertou esse exercício.
A resposta correta é: B.
10- A tabela de transição ou de excitação do F/F D é definida por :
A [pic 59]
Fazendo D = 0 para a transiçao de Qn = 0 para a transiçao Qn+1 = 1.
B [pic 60]
Fazendo D = 0 para a transiçao de Qn = 1 para a transiçao Qn+1 = 0.
C [pic 61]
Fazendo D = 1 para a transiçao de Qn = 1 para a transiçao Qn+1 = 0.
D [pic 62]
Não existe tabela de transição para o F/F D.
E [pic 63]
Fazendo D = 1 para a transiçao de Qn = 0 para a transiçao Qn+1 = 0.
[pic 64]Você já respondeu e acertou esse exercício.
A resposta correta é: B.
11- Nos sistemas sequenciais podemos afirmar :
A [pic 65]
Os modelos para estes sistemas dependem do relógio para evolução de estado.
B [pic 66]
Os modelos para estes sistemas não dependem do relógio para evolução de estado.
C
...